欢迎来到优知文库! | 帮助中心 分享价值,成长自我!
优知文库
全部分类
  • 幼儿/小学教育>
  • 中学教育>
  • 高等教育>
  • 研究生考试>
  • 外语学习>
  • 资格/认证考试>
  • 论文>
  • IT计算机>
  • 法律/法学>
  • 建筑/环境>
  • 通信/电子>
  • 医学/心理学>
  • ImageVerifierCode 换一换
    首页 优知文库 > 资源分类 > DOCX文档下载
    分享到微信 分享到微博 分享到QQ空间

    DC-DC电路的电感下方铺铜是否有益?.docx

    • 资源ID:1157593       资源大小:68.71KB        全文页数:3页
    • 资源格式: DOCX        下载积分:3金币
    快捷下载 游客一键下载
    账号登录下载
    微信登录下载
    三方登录下载: QQ登录
    二维码
    扫码关注公众号登录
    下载资源需要3金币
    邮箱/手机:
    温馨提示:
    快捷下载时,如果您不填写信息,系统将为您自动创建临时账号,适用于临时下载。
    如果您填写信息,用户名和密码都是您填写的【邮箱或者手机号】(系统自动生成),方便查询和重复下载。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝    微信支付   
    验证码:   换一换

    加入VIP,免费下载
     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    DC-DC电路的电感下方铺铜是否有益?.docx

    对于DC-DC电源电路中的电感底部是否应该铺铜这个问题,工程师们常常意见有分歧。一种观点认为,电感下方铺铜会在参考面上产生涡流,涡流会影响功率电感的电感量并增加系统损耗,而地面噪声会影响其他高速信号,不宜在功率电感下方铺铜;另一种观点则认为,完整的铜平面可以降低EMI并改善散热,应该铺铜。到底应不应该铺铜,我们先从电感来分析回答这个问题。功率电感可以分成三类:1)非屏蔽电感非屏蔽电感的磁路的核心由空气组成,这意味着它的磁力线完全暴露在空气中,没有任何磁屏蔽,如工字电感等。2)半屏蔽电感半屏蔽电感是在非屏蔽电感的基础之上,将磁屏蔽材料结合在电感外围。由于导磁材料的磁阻小,磁力线基本上被锁定在材料中。只有一小部分磁场会从气隙中溢出。因此,这种电感的外部漏磁极小。3)一体成型电感体成型电感将绕组和磁性材料一次浇筑而成,只在内部留下一个很小的气隙以防止电感饱和。因此,这类电感在很大程度上没有磁力线溢出。电感的分类图1电感分类现在我们通过铺铜和不铺铜的板子进行分析:1)不铺铜图2是电感线圈周围的磁场图,电感下方没有铺铜。电感线圈的强磁场线出现在PCB的底部以及其靠近PCB的地方,并耦合到其附近任何连接的线径中.PCB上的滤波器组件被空气旁路。这使得满足EMl目标非常困难,但不会出现涡流等不利因素。Eddycurrentsalsohave No eddy currents under COi No ducoon O* ffectrv w>uctanoe NO quiet position on PCB tor EMC filter Magnetic field couples in other mpononts lwllc couplet drc In CMe-Poesibto ooupng in ad0ce<M PCBs Eddycurrente CM edge of hote S al layers图2电感下方不铺铜4层PCB2)铺铜当在电感底部铺铜时(图3),电感或者其他高频回路产生的磁场会在铺铜处产生涡流,涡流的作用会使得原磁力线被削弱(通常小于5%),这就像电磁屏蔽罩一般,可以“阻断”磁场向下传播,减小高频磁场对空间内其他元器件的影响,从而有利于EMl的测试。如果我们将EMl滤波元件及接插件放置在背面,则还能进一步优化EMl的性能。I Magneoc 5eld lines from inductor (sketch for illustration only) Losses in Cu due to Eddy CUrreatS -increased parasitic capacity of Coi -Reduced elective iructanoe Eddy currents UndercoiiinLI and at edge of CUQB NoACmagneticfieldonbodomsideofPCB.Nomagneticcouplinginobottomsidecomponents ReducedMagneticfieldcop0ngincable ReducedcouplinginadjacentPC8s ACMagneticfeUsonlyontopsideofPC8 innerUlyofshouldbeClOan BottomsideofPCBCLEAN EMCfittercanbeplacedeffectivelyhere图3电感下方铺铜4层PCB3)结论根据以上讨论,我们建议:1)如果产品对EMl要求较高时,为了能够满足EMl要求,不管是非屏蔽电感还是一体成型电感,建议电感下方铺铜;2)如果设计时可以优先选用屏蔽型电感,因为电感基本没有影响,因此也建议铺铜;3)对于工字型电感,因铺铜对电感量有少许影响,可视情况而定;个人建议不铺铜。

    注意事项

    本文(DC-DC电路的电感下方铺铜是否有益?.docx)为本站会员(王**)主动上传,优知文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知优知文库(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

    copyright@ 2008-2023 yzwku网站版权所有

    经营许可证编号:宁ICP备2022001189号-2

    本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。优知文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知优知文库网,我们立即给予删除!

    收起
    展开