数字电路教案-阎石-第四章.docx
《数字电路教案-阎石-第四章.docx》由会员分享,可在线阅读,更多相关《数字电路教案-阎石-第四章.docx(7页珍藏版)》请在优知文库上搜索。
1、第四章.触发器4.1.概述4.2.触发器的电路结构及动作特点4.2.1.根本RS触发器的电路结构与动作特点RD Sd-Q-QRS0高电平有效二.动作特点: 例4.2.2.同步RS触发器的电路结构与动作特点二.动作特点:讲例4.2.3.主从触发器的电路结构与动作特点一.电路结构与工作原理图见书P192必须指出,主从触发器,无论是R-S型还是J-K型,都必须使CP高电平期间逻辑输入保持不变,否那么会出现逻辑错误。我们知道,从触发器的状态,也就是整个触发器的状态,决定于CP负跳变时主触发器的状态。而在CP高电平期间,主触发器一直是翻开的。粗略看来,主触发器的最后状态(CP即将负跳变时的状态)应决定于
2、当时的逻辑输入,而与以前的逻辑输入无关,因此,CP高电平时,逻辑输入有变化,字要接近CP负沿期间正确即可。其实不然,下面举例说明。以TK为例。假定CP正沿到来之前,T=O,K=I,而且主触发器和从触发器都是0状态,即Q=0,O=Io那么,但CP正沿到来时,因为G7,Gg的输出都是1,所以主触发器的状态保持0不变。但是,如果T端受到正脉冲干扰,使在一段时间里暂时变成了J=K=1,那么由于CP仍处于高电平,主触发器将被置Io伺候,即使T仍变回低电平,但由于Gg输入端有Q的低电平封锁,使Gg输出不变,因而主触发器的状态的保持在1状态上。当CP负沿到来时,将使从触发器也置Io可见主触发器在CP高电平期
3、间只能翻转一次,一旦翻转之后,无论J,K状态再怎样改变,也不可能再翻转回来。这种现象叫一次翻转。一次翻转现象降低了主从JK触发器的抗干扰能力。对于主从RS触发器,显然不存在CP高电平期间只能翻转一次的问题,但受到干扰时,同样会造成逻辑错误,例如主从触发器的状态都是O,CP正沿到来时,S=R=O,如果CP高电平期间,S,R不受干扰,触发器的状态仍为0。但如果S受到正脉冲干扰,短时间内出现S=l,R=O的情况,那么主触发器置1。以后即使S再回到0,主触发器将保持1不变,到CP负沿到来时,从触发器也置1。这说明干扰信号造成了持续性错误。4.2.4,边沿触发器的电路结构与动作特点利用CMOS传输门的边
4、沿触发器(不讲了)一.维持阻塞触发器(只讲D触发器)在书中图4。2。17中,如果没有、线电路可简化为由同步RS触发器直接转换成D触发器,也就是D型锁存器。前面已经说到,这个触发器是存在容翻问题。因此我们的主要任务就是分析、这三条线的作用。当CP=O时,G3、Git都被封锁,对GG2构成的根本E)-触发器(P187表4.2.2)来说,是6)=瓦)=1,输出保持原状态不变(CP=O时,G3=G4=I),也就是说,D的状态对触发器无影响,、这三条线不起作用。当CP由0变成1时,要分别讨论D=0,D=I两种情况。D=0,G5=0,G6=1f时,G4=G3GfiCP=111=0D=LG5=1,G6=Of
5、7G3=G5CP=LJ=O当D=O时,G3=G4=I(CP=OB寸),G3=G5CP=1,G4=G6G3CP=O由于Gq的输出是G,G2组成的的根本R,S)触发器的置0端,因此我们把G6称为触发器的置0通道。类似地,把G3,称为触发器的置1通道。将置。通道单独画出来,如下列图a所示。实际上这是一个根本亍。触发器,通过这条线,可以将电路分别锁定在1,0两种状态。如果D=O,G3=I(CP=O时G=l)线为1,那么Gil输出0,即使D以后再由0变为1,由于线的反应锁定作用,G4的输出仍能保持0不变。同时线也可靠地输出1信号。(置。维持线,置1阻塞线)SL(b)置1通道将置1通道单独画出,如图b示。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电路 教案 阎石 第四