第7讲存储器.ppt
《第7讲存储器.ppt》由会员分享,可在线阅读,更多相关《第7讲存储器.ppt(77页珍藏版)》请在优知文库上搜索。
1、1第第7 7讲讲 半导体存储器半导体存储器2存储系统的基本概念 存储器是存储器是 是计算机中用来存储信息的部件;是计算机中用来存储信息的部件;是是一种具有记忆功能的部件一种具有记忆功能的部件;是计算机的重要组成部分,是是计算机的重要组成部分,是CPUCPU最重要的系统资源之一最重要的系统资源之一。存存储储器器I/O接接口口输输入入设设备备I/O接接口口数据总线数据总线 DB控制总线控制总线 CB地址总线地址总线 AB输输出出设设备备CPU3存储器的层次结构 微机拥有不同类型的存储部件 由上至下容量越来越大,但速度越来越慢寄存器堆寄存器堆高速缓存高速缓存主存储器主存储器联机外存储器联机外存储器脱
2、机外存储器脱机外存储器快慢小大容量速度CPU内核内核4DSESSSCSIPPSW标志标志寄存器寄存器执行部件控制电路执行部件控制电路指令译码器指令译码器4321数据暂存器数据暂存器AXBXCXDXAHBHCHDHSIDIBPSPALBLCLDL寄存器组寄存器组指指令令队队列列地址总线地址总线AB数据总线数据总线DB总线总线接口接口控制控制电路电路控制总线控制总线CB运运算算器器地地址址加加法法器器地地址址译译码码器器、指令指令1指令指令2指令指令3指令指令4、数据数据1数据数据29AH、指令指令MOV AL,BX包含一个从存储器读操作包含一个从存储器读操作存储器存储器CPU5可以分为双极型和金
3、属氧化物半导体型两类。(1)双极型双极型由TTL晶体管逻辑电路构成,在微机系统中常用作高速缓存器(Cache)。特点:工作速度快,与CPU处在同一量级;集成度较低、功耗大、价格偏高。(2)金属氧化物半导体型金属氧化物半导体型又称MOS型,在微机系统中主要用来构造内存。根据制造工艺,可分为NMOS、HMOS、CMOS、CHMOS等,可用来制作多种半导体存储器件,如静态RAM、动态RAM、EPROM等。特点是集成度高、功耗低、价格便宜,但速度较双极型器件慢。按制造工艺分类按制造工艺分类6按存储器存取方式分类:按存储器存取方式分类:7半导体存储器的主要性能指标 存储容量:半导体存储器芯片的存储容量是
4、指存储器可以容纳的二进制信息量 用NM表示,N为存储单元数,M为每个存储单元存储信息的位数。例例6-1 某存储器芯片的地址线为16位,存储字长为8位,则其存储容量为多少?解:解:若某存储器芯片有M位地址总线、N位数据总线其存储容量为N位。该存储器芯片中M为16位,N为8位,则其存储容量为8位=64K8位。字数每个字的字长8半导体存储器的主要性能指标 存储速度 可以用两个时间参数表示:存取时间(Access Time)TA,定义为从启动一次存储器操作,到完成该操作所经历的时间。存储周期(Memory Cycle)TMC,定义为启动两次独立的存储器操作之间所需的最小时间间隔。存储速度取决于内存储器
5、的具体结构及工作机制。9半导体存储器的主要性能指标 可靠性 存储器的可靠性用平均故障间隔时间(MTBF,Mean Time Between Failures)来衡量,MTBF越长,可靠性越高。性能/价格比 性能主要包括上述三项指标存储容量、存储速度和可靠性。对不同用途的存储器有不同的要求 有的存储器要求存储容量大,选择芯片时就以存储容量为主,有的存储器如高速缓冲器,则要求以存储速度为主。10半导体存储器的结构 11存储器读写时序 在微机系统中,为使存储器正常工作,必须注意其工作时序 其片选、读写控制信号、以及地址信号ADDR等必须按照一定的时间要求顺序地输入给存储器的控制电路。12例 SRAM
6、 HY62256A的读、写周期时序 13例 SRAM HY62256A的写周期时序 14典型存储器芯片及其接口特性 静态随机存储器(SRAM)15典型的静态RAM芯片 典型的静态RAM芯片如HM 6116(2K8位),6264(8K8位),62128(16K8位)和62256(32K8位)等。1661166116是一种20488位的高速静态CMOS随机存取存储器,其基本特征是:(1)高速度存取时间为100ns/120ns/150ns/200ns(分别以611610、611612、611615、611620为标志。(2)低功耗 运行时为150mW,空载时为100mW。(3)与TTL兼容。(4)管
7、脚引出与标准的2K8b的芯片(例如2716芯片)兼容。(5)完全静态无需时钟脉冲与定时选通脉冲。17SRAM 6116的引脚的引脚 18SRAM 6116的工作方式 片选信号、写允许信号和输出允许信号的组合控制SRAM 6116芯片的工作方式 19SRAM 6116的内部功能框图 静态RAM的结构2K*816Kbit20SRAM 6264 容量为8K8位 地址线13条,即A12A0;数据线8条即I/O8I/O121SRAM 6264 6264运行方式WECS1CS2OE方方式式I/OH未未选选中中高高阻阻L未未选选中中高高阻阻HLHH输输出出禁禁止止高高阻阻HLHL读读OUTLLHH写写INL
8、LHL写写IN22随机存储器RAM 静态RAM 静态RAM的引脚:数据线:由RAM的位数决定;地址线:由RAM的单元数决定;控制线:CE:片选,有效时,芯片才工作;WE:读写控制,为0时写,为1时读;OE:输出控制,为0时,允许输出。和CPU的连接。23SRAM接口特性 24动态随机存储器(DRAM)信号存储在电容C上。行选择信号有效时可以刷新,也可以读出,但读出时必须列选择信号也有效。破坏性读出 为使Cs上读出后仍能保持原存信息(电荷),刷新放大器需要对这些电容进行重写操作,以补充电荷使之保持原信息不变-回写(刷新)。25典型的动态RAM芯片 为了降低芯片的功耗,保证足够的集成度,减少芯片对
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 存储器