第5章常用时序模块.ppt
《第5章常用时序模块.ppt》由会员分享,可在线阅读,更多相关《第5章常用时序模块.ppt(58页珍藏版)》请在优知文库上搜索。
1、第五章第五章 常用时序模块常用时序模块 定义:时序逻辑电路在任何时刻的输出不仅取决于该时刻的输入,而且还取决于电路的原来状态。电路构成:存储电路(主要是触发器,必不可少)组合逻辑电路(可选)。时序逻辑电路的状态是由存储电路来记忆和表示的。时序逻辑电路的结构框图 5-1 时序逻辑电路概述时序逻辑电路概述按各触发器接受时钟信号的不同分类:同步时序电路:各触发器状态的变化都在同一时钟信号作用下同时发生。异步时序电路:各触发器状态的变化不是同步发生的,可能有一部分电路有公共的时钟信号,也可能完全没有公共的时钟信号。本章内容提要:时序逻辑电路基本概念、时序逻辑电路的一般分析方法;异步计数器、同步计数器、
2、寄存器与移位寄存器的基本工作原理;重点介绍几种中规模集成器件及其应用、介绍基于功能块分析中规模时序逻辑电路的方法。5-2 MSI计数器及应用计数器及应用部分常用部分常用MSI计数器计数器异步计数器异步计数器74LS290/74LS9074LS290/74LS90同步计数器同步计数器74LS161/74LS16374LS161/74LS163同步十进制可逆计数器同步十进制可逆计数器74LS19274LS192计数器的应用计数器的应用部分常用集成计数器 1.74LS290的外引脚图、逻辑符号及逻辑功能74LS290 2510进制计数器(a)外引脚图 (b)逻辑符号 输出CP输入异步置数异步异步2
3、25 51010进制计数器进制计数器74LS290/74LS9074LS290/74LS90 74LS290功能表 2基本工作方式 (1)二进制计数:将计数脉冲由CP0输入,由Q0输出二进制计数器 计数顺序计数器状态CP0Q00011202基本工作方式 (2)五进制计数:将计数脉冲由CP1输入,由Q3、Q2、Q1 输出五进制计数器 计数顺序计数器状态CP1Q3 Q2 Q1 00 0 010 0 120 1 030 1 141 0 050 0 02基本工作方式 (3)8421BCD码十进制计数:将Q0与CP1相连,计数脉冲CP由CP0输入 8421BCD码十进制计数器 计数计 数 器 状 态顺序
4、Q3 Q2 Q1 Q000 0 0 010 0 0 120 0 1 030 0 1 140 1 0 050 1 0 160 1 1 070 1 1 181 0 0 091 0 0 1100 0 0 0二进制五进制2基本工作方式 (4)5421BCD码十进制计数:把CP0和Q3相连,计数脉冲由CP1输入 5421BCD码十进制计数器 计数计 数 器 状 态顺序Q0 Q3 Q2 Q100 0 0 010 0 0 120 0 1 030 0 1 140 1 0 051 0 0 061 0 0 171 0 1 081 0 1 191 1 0 0100 0 0 0五进制二进制(1)利用脉冲反馈法获得N进
5、制计数器 3应用举例 构成七进制计数器 先构成8421BCD码的10进制计数器;再用脉冲反馈法,令R0BQ2Q1Q0实现。当计数器出现0111状态时,计数器迅速复位到0000状态,然后又开始从0000状态计数,从而实现00000110七进制计数。构成六进制计数器 六进制计数器 先构成8421BCD码的10进制计数器;再用脉冲反馈法,令R0AQ2、R0BQ1。当计数器出现0110状态时,计数器迅速复位到0000状态,然后又开始从0000状态计数,从而实现00000101六进制计数。计数器的级联是将多个集成计数器(如M1进制、M2进制)串接起来,以获得计数容量更大的N(=M1M2)进制计数器。一般
6、集成计数器都设有级联用的输入端和输出端。异步计数器实现的方法:低位的进位信号高位的CP端 先用级联法 再用脉冲反馈法(2)构成大容量计数器 附:用级联(相当于串行进位)法实现N进制计数器的方法(异步)。这样构成的N进制计数器的计数状态将保留M1进制计数器的特点。例:利用两片74LS290构成23进制加法计数器。74LS290构成二十三进制计数器先将两片接成8421BCD码十进制的CT74LS290级联组成1010=100进制异步加法计数器。00100011 再将状态“0010 0011”通过反馈与门输出至异步置0端,从而实现23进制计数器。10进制计数器的进位信号?进制计数器的进位信号?100
7、1 0000时时Q3有下降沿。有下降沿。7490构成四十五制进计数器7490CPBCPAS92S91R01R0200007490CPBCPAS92S91R01R0200CPQDQCQBQAQDQCQBQAM=45=95,可以先构成九进制和五进制计数器,然后级联构成四十五进制计数器,电路如图所示。其中右侧7490构成九进制计数器,左侧7490构成五进制计数器。用用7490构成四十五进制计数器电路构成四十五进制计数器电路7490构成八十五进制计数器7490CPBCPAS92S91R01R02007490CPBCPAS92S91R01R0200CP&QDQCQBQAQDQCQBQA1.74LS161
8、的逻辑符号74LS161的外引线图 状态输出74LS161的逻辑符号 并行输入CP输入同步同步4位二位二进制计数器进制计数器74LS161/74LS16374LS161/74LS163 74LS161的功能表 CO=Q3 Q2 Q1 Q0 CTT74LS161的时序图(1).(1).异步清零:当异步清零:当R=0R=0,输出,输出“00000000”状态。状态。与与CPCP无无关关(2).(2).同步预置:当同步预置:当R=1R=1,LD=0LD=0,在在CPCP上升沿时上升沿时,输输出端即反映输入数据的状态出端即反映输入数据的状态(3).(3).保持:当保持:当R=LD=1R=LD=1时,各
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 常用 时序 模块