第2章典型微处理器.ppt
《第2章典型微处理器.ppt》由会员分享,可在线阅读,更多相关《第2章典型微处理器.ppt(43页珍藏版)》请在优知文库上搜索。
1、1 本章主要教学内容本章主要教学内容l 8086微处理器内部结构和寄存器微处理器内部结构和寄存器l8086微处理器外部引脚特性和工作方式微处理器外部引脚特性和工作方式l8086微处理器存储器和微处理器存储器和I/O组织组织l高档微处理器的典型结构和各功能部件高档微处理器的典型结构和各功能部件第第2 2章章 典型微处理器典型微处理器 第第2章章2本章教学目的及要求本章教学目的及要求 通过学习,应掌握:通过学习,应掌握:l典型微处理器的内部组成典型微处理器的内部组成l寄存器结构寄存器结构l外部引脚特性和作用外部引脚特性和作用l存储器和存储器和I/O组织组织l系统工作方式和特点系统工作方式和特点第第
2、2章章32.1 8086微处理器内部结构微处理器内部结构 Intel 8086微处理器是一种具有代表性的处理器,微处理器是一种具有代表性的处理器,后续推出的各种微处理器均保持与之兼容。后续推出的各种微处理器均保持与之兼容。8086特点:特点:l8086有有16根数据线和根数据线和20根地址线,可寻址地址空根地址线,可寻址地址空间间1MB。l采用并行流水线工作方式,通过设置指令预取队列采用并行流水线工作方式,通过设置指令预取队列实现;实现;l对内存空间实行分段管理;对内存空间实行分段管理;l支持多处理器系统,可工作于最小和最大两种工作支持多处理器系统,可工作于最小和最大两种工作模式。模式。第第2
3、章章4 2.1.1 8086微处理器内部结构及主要部件功能微处理器内部结构及主要部件功能 8086从功能上可划分为两个逻辑单元,即执行从功能上可划分为两个逻辑单元,即执行部件部件EU和总线接口部件和总线接口部件BIU,其内部结构如图,其内部结构如图2.1所示。所示。第第2章章5 总线控制逻辑 8086 总线 执行部件(EU)总线接口部件(BIU)标志寄存器 AH BL CL DL BH CH DH AX BX CX DX SP BP SI DI ALU 数据总线(16 位)暂存器 ALU EU 控制电路 1 2 3 4 5 6 CS DS SS ES 内部通信 寄存器 IP 地址加法器 指令队
4、列缓冲器 AL 数据 总线 地址总线 地址 寄存器 数据 寄存器 图图2.1 8086微处理微处理器内部器内部结构结构6 1.执行部件执行部件EU EU主要由算术逻辑运算单元主要由算术逻辑运算单元ALU、标志寄存器、数据暂存寄存器、通用寄标志寄存器、数据暂存寄存器、通用寄存器组和存器组和EU控制电路等部件组成,其功控制电路等部件组成,其功能是负责指令的译码和执行。能是负责指令的译码和执行。第第2章章7 2.总线接口部件总线接口部件BIU BIU由地址加法器、专用寄存器组、指令由地址加法器、专用寄存器组、指令队列缓冲器及总线控制电路等部件组成。队列缓冲器及总线控制电路等部件组成。提供提供16位双
5、向数据总线和位双向数据总线和20位地址总线,是位地址总线,是完成完成CPU与存储器或与存储器或I/O设备间数据传送。设备间数据传送。BIU内部有内部有4个个16位段地址寄存器,位段地址寄存器,1个个16位指令指针寄存器,位指令指针寄存器,1个个6字节指令队列字节指令队列缓冲器以及缓冲器以及20位地址加法器和总线控制电路。位地址加法器和总线控制电路。第第2章章8第第2章章2.1.2 8086寄存器及其主要作用寄存器及其主要作用 8086可供编程使用的有可供编程使用的有14个个16位寄存位寄存器,按其用途可分为器,按其用途可分为3类:类:l通用寄存器通用寄存器l段寄存器段寄存器l指针和标志寄存器指
6、针和标志寄存器 91.通用寄存器通用寄存器(1)数据寄存器:存放操作数或中间结果。)数据寄存器:存放操作数或中间结果。(2)指针和变址寄存器:存放地址偏移量。)指针和变址寄存器:存放地址偏移量。2.控制寄存器控制寄存器(1)指令指针寄存器)指令指针寄存器IP(2)标志寄存器)标志寄存器FLAGl6个状态标志:个状态标志:CF-进位标志进位标志;PF-奇偶标志奇偶标志;AF-辅助进位标志;辅助进位标志;ZF-零标志零标志;SF-符号标志符号标志;OF-溢出标志溢出标志 l3个控制标志:个控制标志:TF-陷阱标志或单步操作标志陷阱标志或单步操作标志:IF-中断允许标志;中断允许标志;DF-方向标志
7、方向标志 第第2章章103.段寄存器段寄存器(1)代码段寄存器)代码段寄存器CS(2)数据段寄存器)数据段寄存器DS(3)堆栈段寄存器)堆栈段寄存器SS(4)附加段寄存器)附加段寄存器ES第第2章章11 2.2 8086微处理器引脚功能微处理器引脚功能 8086CPU具有具有40个引脚,采用双列直插个引脚,采用双列直插式的封装形式,如图式的封装形式,如图2-4所示。所示。数据总线为数据总线为16条,地址总线为条,地址总线为20条,其条,其余为状态线、控制信号线、电源、地线等。余为状态线、控制信号线、电源、地线等。地址地址/数据总线采用分时复用方式,即一部分数据总线采用分时复用方式,即一部分引脚
8、具有双重功能,如引脚具有双重功能,如AD15AD0这这16个引个引脚,有时传送数据信号,有时可输出地址信脚,有时传送数据信号,有时可输出地址信号。号。第第2章章12GND INTRNMICLKGND19INTA(QS1)TESTREADYRESET 2 39 1 403 384 375 366 357 348 339 3210 3111 3012 2913 2814 2715 2616 2517 2418 2319 2220 21AD14 AD11 AD10 AD9 AD8 AD7 AD6 AD5 AD4 AD3 AD2 AD1 AD0 RDMN/MXHOLD(RQ/GT0)BHE/S76AA
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 典型 微处理器