第11讲FPGA配置与边界w.ppt
《第11讲FPGA配置与边界w.ppt》由会员分享,可在线阅读,更多相关《第11讲FPGA配置与边界w.ppt(89页珍藏版)》请在优知文库上搜索。
1、Altera公司的PLD器件综述1.PLD器件MAXII2.主流主流FPGA产品产品 Cyclone(飓风)(飓风)CycloneII Stratix 3.FPGA配置芯片配置配置EEPROM Cyclone专用配置器件专用配置器件 4.早期器件,大部分已经停产 配置配置EEPROM1.用于配置SRAM工艺FPGA的EEPROM,2.EPC2以上的芯片可以用电缆多次擦写v型号表 EPC2 EPC1 EPC1441 EPC1213 EPC1064 EPC1064VCyclone专用配置器件专用配置器件1.专门用于配置Cyclone器件的EEPROM,2.可以用ByteblasterII在线改写,
2、3.电压为3.3vv型号表 EPCS1 EPCS4 (AS mode configuration)PLD器件的配置与编程v何谓配置和编程?将VHDL代码形成的文件写入PLD器件的过程v配置(configure)和编程(program)的区别Program:对flash或者EEPROM工艺的配置芯片或者PLD器件进行写入的过程Configure:对SDRAM工艺的FPGA写入数据必须每次上电后均要进行一次,编程文件保存在配置芯片中,上电时从编程芯片下载到FPGA中Altera的CPLD和FPGA的配置编程过程vCPLD器件可独立使用,无需其他编程芯片,直接通过JTAG接口或其他接口进行编程vFP
3、GA器件不能独立使用(调试时可以),需要和配置芯片一起使用,在生产时,代码写入配置芯片中,应用时,加电后代码自动从配置芯片写入FPGA中PLD器件的2种配置方法2.通过专用编程器配置1.通过PC机配置通过专用编程器配置MAX7128的配置电路vMAX 7000S devices are in-system programmable via an industry-standard 4-pin Joint Test Action Group(JTAG)interface(IEEE Std.1149.1-1990).vThe ISP circuitry in MAX 7000S devices i
4、s compatible with IEEE Std.1532 specification.The IEEE Std.1532 is a standard developed to allow concurrent ISP between multiple PLD vendors.v电路图MAX7128的配置电路图多片MAX7128的配置电路图Altera公司的FPGA的配置共有7种模式:1.Passive Serial(PS)2.Active Serial(AS)3.Passive Parallel Synchronous(PPS)4.Fast Passive Parallel(FPP)5.
5、Passive Parallel Asynchronous(PPA)6.Passive Serial Asynchronous(PSA)7.Joint Test Action Group(JTAG)JTAG模式可通过FGPA的MSEL0,MSEL1引脚选择被动被动/主动主动串行串行/并行并行异步异步/同步同步?有关配置的术语v被动被动/主动主动 是指是指FPGA的配置过程是的配置过程是FPGA发起发起 还是配置器件(主还是配置器件(主机机host)发起,如是)发起,如是FPGA器件发起配置,则为主动,器件发起配置,则为主动,否则为被动否则为被动v串行串行/并行并行配置数据通过一根数据线传送道到
6、配置数据通过一根数据线传送道到FPGA中为串行,并中为串行,并行配置一般有行配置一般有8根数据线,速度更快根数据线,速度更快v异步异步/同步同步异步配置,没有时钟信号线,同步配置有时钟信号线异步配置,没有时钟信号线,同步配置有时钟信号线Passive Serial(PS)被动串行可通过一下2种方式配置:1.the enhanced configuration devices EPC16,EPC8,and EPC4),EPC2,EPC1,EPC1441 2.serial synchronous microprocessor interface:I.USB Blaster USB Port Dow
7、nload Cable,II.MasterBlasterTM communications cable,III.ByteBlasterTM II parallel download cableIV.ByteBlasterMVTM parallel port download cable.Active Serial(AS)主动串行1.Configuration with the serial configuration devices(EPCS1 and EPCS4).2.用于Cyclone系列器件的配置3.必须使用ByteBlaster II电缆Passive Parallel Synchro
8、nous(PPS)被动并行同步1.Configuration with a parallel synchronous microprocessor interface.用于 微处理器对 FPGA进行配置,配置为并行传输,同步Fast Passive Parallel(FPP)快速被动并行Configuration with an enhanced configuration device or parallel synchronous microprocessor interface where 8 bits of configuration data are loaded on every
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 11 FPGA 配置 边界