《教你6个电源设计技巧.docx》由会员分享,可在线阅读,更多相关《教你6个电源设计技巧.docx(8页珍藏版)》请在优知文库上搜索。
1、教你6个电源设计技巧O1.反激式电源中的铁M体磁放大器对于两个输出端都提供实际功率(5;2和12V3A,两者都可实现5%阔节)的双路输出反激式电源来说,当电压达到12V时会进入零负载状态,而无法在5$限度内进行调节。线恒辿避是一个可实行的解决方案,但由于价格昂员且会降低效率,仍不是理想的解决方案。我们建议的解决方案是在12输出端使用一个磁放大器,即便是反激式拓扑结构也可使用。为了降低成本,建议使用铁氟体磁放大器。然而,铁氧体磁放大罂的控岖!路与传统的矩形磁滞回线材料(高磁导率材料)的控制电路仃所不用.铁氧体的控制电路On和Q1.)可吸收电潦以便维持输出端供电.该电路已经过全面测试。变压器绕组设
2、计为5V和13V输出。该电路在实现12Vft出土5%调节的同时,甚至还可以达到低于IW的输入功率(5V300mW和12V零负效)。02使用现有的消弧电路提供过滤保护考虑一下5V2和12V3A反激式电源。该电源的关键规范之一便是当12V输出端达到空载或负载极轻时,对5V输出端提供过功率保护(OPP)。这两个输出端都提出了土5%的电压调节要求。对于通常的解决方案来说,使用构测电阻会降低交叉来压性能,并且保险丝的价格也不非。而现在已经有了用于过年保护(OVP)的消弧电路,该电路能够同时满足OPP和稳压要求,使用部分消弧电路即可实现该功能。从图2可以看出,R1.和VR1.形成了一个12V输出端有源假负
3、载,这样可以在12V输出蠲轻载时实现12V电压调节。在5V输出端处于过载情况F时,5V输出端上的电压将会下降。假负载会吸收大量电流。R1.上的电压下降可用来检测这一大用电潦.Q】导通并触发OPP电路。03有源并联程压器与假负栽在线电压AC到低压DC的开关电源展品领域中,反激式是目前最流行的拓扑结构,这其中的一个主要原因是其独有的成本效益,只需向变压器次级添加额外的绕组即可提供多路输出电压。通常,反饿来自对输出容差有最严格要求的输出端。然后,该输出端会定义所有其它次级绕组的每伏IM数。由于漏感效应的存在,输出端不能始终获得所需的输出电压交叉桎压,特别是在给定输出端因其它输出端满效而可能无负我或负
4、教极轻的情况下更是如此。可以使用后级稳压器或假负载来防止输出端电压在此类情况下升高。然而,由丁后级稳压器或假负载会造成成本增加和效率降低,因而它们缺乏足够的吸引力,特别是在近年来对多种消费类应用中的空栽和/或待机输入功耗的法规要求越来越严格的情况卜.,这一设计开始受到冷落。图3中所示的有源并联桎压器不仅可以解决稳压问题,还能够最大限度地降低成本和效率影响。图3:用于多路输出反激式转换量的有源并联稳压涔。该电路的工作方式如下:两个输出端都处于稳压疮围时,电阻分压器R14和R13会偏置三极管Q5,进而使Q4和Q1.保持在关断状态。在这样的工作条件下,流经Q5的电流便充当5V输出端很小的假负敕。5V
5、输出端与3.3V输出端的标准差异为1.71.当负载要求从3.3V输出端获得额外的电流,而从5V输出端输出的负载电流并未等量增加时,其输出电压与3.3V输出当的电压相比将会升高.由于电压差异约超过100mV,Q5将偏置截止,从而导通Q1.和Q1.并允许电流从5V输出端流到3.3V输出端。该电流将降低5V输出端的电压,进而缩小两个输出端之间的电压差异。Q1.中的电流量由两个输出端的电压差异决定。因此,该电路可以使两个输出端均保持稳压,而不受其负载的影响,即使在3.3V输出端满载而5V输出端无负我这样最差的情况F.仍能保持桎压。设计中的Q5和Q4可以提供温度补偿,这是由于每个J极管中的VBE温度变化
6、都可以彼此抵消。二极管D8和的不是必需的器件,但可用于降低Q1.中的功率耗散,从而无需在设计添加散热片。该电路只时两个电压之间的相对差异作出反应,在满载和轻负载条件下基本不起作用。由于并联稳压器是从5V输出端连接到3.3V输出端,因此与接地的并联稳压涔相比,该电路的有源耗敌可以降低66%.其结果是在满载时保持高效率,从轻负载到无负载的功耗保持较低水平。04采用StackFET的酸压,入开关电源使用三和交流电进行工作的工业设备常常需要一个可以为枳拟和数租电路提供稳定低压直流电的辅助电源级。此类应用的范例包括工业传动器、UPS系统和能员计。此类电源的规格比现成的标准开关所需的规格要严格得多。不仅这
7、些应用中的输入电质更高,而I1.为工业环境中的三相应用所设计的设备还必须容许非常宽的波动一包括跌落时间延长、电涌以及一个或多个相的偶然丢失.而且,此类辅助电源的指定输入电压范围可以达到57VAC至580VC之宽。设计如此宽范围的开关电源可以说是一大挑战,主要在高压MOSFET的成本较高以及传统的PMY控制环路的动态范围的限制。StackFET技术允许组合使用不太昂贵的、额定电压为600V的低压MOSFET和PowerIntegrations提供的集成电源拴避,这样便可设计出简堆便宜并能够在宽输入电压范围内工作的开关电源。图4:采用StackFET技术的:相输入31开关电源.该电路的工作方式如下
8、:电路的输入端电流可以来自三相三线或四线系统,甚至来自单相系统.;.相整流器由二极管D1.-D8构成。电阻RI-R4可以提供浪涌电流限制,如果使用可熔电阻,这些电阻便可在故障期间安全断开,无需单独配备保险丝。Ri滤波器由C5、C6、C7、C8和1.1.构成,可以过晚整流直流电压。电阻R13和RI5用于平衡输入浊波包容之间的电压。当集成开关OJD内的MOSFET导通时,Q1.的源端将被拉低,R6、R7和R8将提供栅极电流,并I1.VR1.到VR3的结电容将导通Q1.五细二极管VR4用于限制施加给Q1.的楣极源电压。当U1.内的MOSFET关断时,U1.的最大化漏极电压将被一个由VRkVR2和VR
9、3构成的450V箝位网络箝位.这会将U1.的漏极电压限制到接近450Vo与Q1.相连的绕组结束时的任何额外电压都会被施加给Q1.这种设计可以有效地分配Q1.和U1.之间的整流输入直流电压和反激式电压总量。电阻R9用下限制开关切换期间的高频振荡,由下反激间隔期间存在漏感,箝位网络VR5、1)9和R1.O则用于限制初级上的峰值电压。输出整流由D1.提供.C2为输出泄波器“1.2和C3构成次级泄波器,以减小输出端的开关触波。当输出电压超过光耦二极管和VK6的总压降时,VR6将导通.输出电压的变化会导致流经U2内的光耦二极管的电流发生变化,进而改变流经U2B内的晶体管的电流。当此电流超出U1.的FB引
10、脚阈值电流时,将抑制卜.一个周期。输出稳压可以通过控制使能及抑制周期的数量来实现。旦开关周期被开启,该周期便会在电流上升到UI的内部电流限制时结束。R1.1.用于限制瞬态负载时流经光耦器的电潦,以及调整反馈环路的增益.电阻R12用丁偏重齐纳二极管VR6。ICU1.(1.NK304)具有内置功能,因此可根据反馈佶号消失、输出端短路以及过我对该电路提供保护。由于1.1.直接由其漏极引脚供电,因此不需要在变压器上添加额外的偏置绕组。C1.用于提供内部电源去耦,05选择好的整流版省可以倚化AC/DC转换鎏中的EMI滤波器电路并降低其成本该电路可以简化AC/DC转换器中的EM1.波波器电路并降低其成本。
11、要使AC/DC电源符合EM1.标准,就需要使用大量的EMI滤波器涔件,例如X电容和丫电容.AC/DC电源的标准输入电路都包括个桥式出流器,用于对输入电压进行整流(通常为50-60Hz)o由于这是低频AC输入电压,因此可以使用如1N400X系列二极管等标准二极管,另一个原因是这些二极管的价格是最便宜的。这些战波器器件用于降低电源产生的EMI,以便符合已发布的EMI限制。然而,由于用来记录EMI的测量只在150kHz时才开始,而AC线电压频率只有50或60Hz,因此桥式整流器中使用的标准二极管(参见图5-D的反向恢匆时间较长,口通常与EMI产生没有直接关系。然而,过去的输入4波电路中有时会包括一些
12、与桥式整流器并联的电容,用来抑制低频输入电压整流所造成的任何高频波形。如果在桥式整流涔中使用快速恢更二极管,就无需使用这些电容了。当这些二极管之间的电压开始反向时,它们的快更速度非常快(参见图5-2)o这样通过降低随后的高频关断急变以及EMh可以降低AC输入线中的杂散线路电感激励。由于2个二极管可以在每半个周期中实现导通,因此4个二极管中只需要2个是快速恢复类里即可。同样,在每半个周期进行导通的两个二极管中,只需要其中一个二极管具有快速恢第特性即可。图5-1:在AC输入端使用桥式整流罂的SMPS的典型输入级,图5-2:输入电压和电流波形显示了反向恢兔结束时的二极管急变.06用软启动禁止低成本,
13、出来遏制电流尖峰为满足严格的待机功耗规范要求,些多路输出电源被设计为在待机信号为活动状态时断开输出连接.通常情况下,通过关闭串联旁路双极晶体管(BJT)或MoSFET即可实现上述目的。对于低电流输出,如果在设计电源变压罂时充分号虑到晶体管的额外压降情况,则BJT可成为MOSFET的合适替代品,且成本更为低廉。图6所示为简单的BJT串联旁路开关,电压为12V,输出电流强度为100mA,并带有一超大电容(Cu)曲)。晶体管Q1.为串联旁路元件,由Q2根据待机信号的状态来控制其开关。电阻R1.的值是额定的,这样可确保QI有足够的基值电流在最小Beta和最大的输出电流卜.以饱和的状态工作。P1.建议额外添加个I晦器(CnCW),用以调节导通时的瞬态电流。如果不添加CnCw,Q1.在导通后即迅窗进入电容性负数,并因而产生较大的电流尖峰.为调节该瞬态尖峰,需要增加Q1.的容量,这便导致了成本的增加。用作Q1.额外“密勒电容”的Cnew可以消除电流尖峰。该额外电容可限制Q1.集电极的dv/dt值。dv/dt值越小,流入C1.oad的充电电流就越少。为Cnew指定电容值,使得Q1.的理想输出dv/dt值与Cnew值相乘等于流入R1.的电流.简单的软扇动电路可以禁止待机时的电源输出,同时消除导通时的电流尖峰因此,可利用小型晶体管(QD来保持低成本。图6:BJT串联旁路开关