PWM信号发生器设计开题报告.docx
《PWM信号发生器设计开题报告.docx》由会员分享,可在线阅读,更多相关《PWM信号发生器设计开题报告.docx(13页珍藏版)》请在优知文库上搜索。
1、开题报告毕业设计题目,PWi信号发生卷设计浙江理工高校本科毕业设计(论文)开题报告班级10电子1班姓名课题名称PWM信号发生器设计书目:一、选题意义二、国内外探讨现状三、探讨的基本内容与拟解决的主要问题四、总体探讨思路(方法与技术路途)五、可行性分析六、预期探讨成果七、探讨工作安排参考文献成果:答辩意见系主任答辩组长签名:审签名:核年月年月意日日见PWM信号发生器设计开题报告一、选题意义PWM是一种模拟限制方式,其依据相应载荷的变更来调制晶体管基极或W)S管栅极的偏置,来实现晶体管或MOS管导通时间的变更,从而实现开关稳压电源输出的变更。这种方式能使电源的输出电压在工作条件变更时保持恒定,是利
2、用微处理器的数字信号对模拟电路进行限制的一种特别有效的技术。PWM限制技术以其限制简洁,敏捷和动态响应好的优点而成为电力电子技术最广泛应用的限制方式,也是人们探讨的热点1。PWM信号发生器是试验室常见的一种仪器,其限制方法也是包括模拟电路、数字电路和计算机限制等方法。其中,计算机限制的数字佰号发牛.器因为功能多、精度而成为现代信号发生器的主要限制方法。本设计将采纳单片机实现各种信号的频率、幅值的限制,硬件电路设计是以T89C52单片机为核心限制器构成的,由信号发生电路,频率可调电路、幅值可谓输出电路,键盘显示器电路、电源电路等模块组成2二、国内外探讨现状信号发牛.器乂称波形发生器,是一种常用的
3、信号源,被广泛地应用无线电通信、自动测量和自动限制等系统中。传统的信号发生器绝大部分是由模拟电路构成,借助电阻电容,电感电容、谐振腔、同轴线作为振荡回路产生正弦或其它函数波形。频率的变动由机械驱动可变元件完成,当这种模拟信号发生器用于低频信号输出往往须要的RC值很大,这样不但参数精确度难以保证,而且体积和功耗都很大,而由数字电路构成的低频佰号发生器,虽然其低频性能好但体积较大,价格较贵3.在今日,随着大规模集成电路和信号发生器技术的发展,很多新型信号发生器应运而生。用信号发生器并配置适当接口芯片产生程控正弦信号,则可替代传统的正弦信号发生器,从而有利J:测试系统的集成化、程控化和抑能仪表的多功
4、能化。而信号发生器的最大特点是面对限制,由于它集成度高、运算速度快、体积小、运行牢轻、价格低,因此在数据采集、智能化仪器等技术中得到广泛的应用,从而使得信号发生器的应用成为1.程技术多学科学问汇合的一个特地探讨领域,其应用产生了极高的经济效益和社会效益402.1信号发生器的发展单片微型计算机简称信号发生器,是指集成在一块芯片上的计算机,信号发生器的产生与发展和微处理器的产生与发展大体同步,自1971年美国InteI公司首先推出4位微处理器以来,它的发展到目前为止大致可分为5个阶段:第1阶段(19711976):信号发生器发展的初级阶段。发展了各种4位信号发生器,第2阶段(19761980):初
5、级8位机阶段。以1976年InteI公司推出的MCS-48系列为代表,采纳将8位CPU、8位并行I/O接口、8位定时/计数器、RAM和ROM等集成于一块半导体芯片上的单片结构,功能上可满意一般工业限制和料能化仪器、仪表等的须要。第3阶段(19801983):高性能信号发生器阶段.这一阶段推出的高性能8位信号发生器普遍带有串行I,有多级中断处理系统,多个16位定时器/计数器。片内RAM、ROM的容量加大,且寻址范围可达64KB。第4阶段(198380年头末):16位信号发牛器阶段。1983年Intel公司又推出了高性能的16位信号发生器MCS96系列,网络通信实力有显著提高。第5阶段(90年头)
6、:信号发生器在集成度、功能、速度、牢兼性、应用领域等全方位向更高水平发展5。2.2信号发生器的现状目前,信号发生器正朝着高性能和多品种方向发展,尤其是八位信号发生器成为当前信号发生器中的主流。信号发生器的发展详细体现在如下四个方面:1、CPU功能增加CP(J功能增加主要表现在运算速度和精度的提高方面。为了提高运算速度和精度,信号发生器通常采纳布尔处理机和把CPf的字长增加到16位或32位。例如MCS-96/98和HPCI6040等信号发生器。2、内部资源增多目前,信号发生器内部的RoM容量己达32KB,R仙数量己达1KB,并具有掉电爱护功能,常用I/O电路有串行和并行I/O接口,A/D和D/A
7、转换器,定时器/计数器,定时输出和信号捕获输入,系统故障监测和DMA通道电路等。3、引脚的多功能化随着芯片内部功能的增加和资源的丰富,佰号发生器所需的引脚数也会相应增加,这是不行避开的.例如:一个能寻址IMB存储空间的信号发生器须要20条地址线和8条数据线。太多的引脚不仅会增加制造时的困难,而且也会使芯片的集成度大为减小。为了削减引脚数量,提高应用敏捷性,信号发生器中普遍采纳一脚多用的设计方案。4、低电压和低功耗在很多应用场合,信号发生器不仅要有很小的体积,而且还须要较低的工作电压和微小的功耗。因此,信号发生器普遍采纳CHNoS工艺,并增加空闱和掉电两种工作方式6。三、探讨的基本内容与拟解决的
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- PWM 信号发生器 设计 开题 报告