pcb布局技巧.docx
《pcb布局技巧.docx》由会员分享,可在线阅读,更多相关《pcb布局技巧.docx(10页珍藏版)》请在优知文库上搜索。
1、PCB布局、布线根本原那么一、元件布局根本现那么1.按电路模块进展布局,实现同一功能的相关电路称为一个模块.电路模块中的元件应采纳就近集中原那么,同时数字电路和模拟电路分开:2.定位孔、标准孔等非安袋孔四周27mm内不得贴整元、器件,螺仃等安袋孔四周35mm(对于M2.5)4mm(对于M3)内不得贴装元器件:3.卧装电阻、电感(插件)、电解电容等元件的卜方防止布过孔,以免波峰焊后过孔与元件光体如路:4.元器件的外例距板边的距离为5mm:5.贴装元件理盘的外侧与相邻插装元件的外侧距离大于2mm:6.金战光体元器件和金属件(屏蔽盒等)不能与其它元器件相碰,不能紧站印制线、焊盘,其间距应大于2mm,
2、定位孔、紧固件安装孔、蜿Wl孔及板中其它方孔外侧用板边的尺寸大于3mm;7,发热元件不能紧邻导战和热敏元件:高热器件要均衡分布;8.电源插座要尽量布用在卬制板的四周电源铺座与其相连的汇流条接线端应布也在同(M.特殊应留意不要把电源铺座及其它焊接连接器布置在连接器之间,以利于这些插座、连接器的焊接及电源线缆设计和扎f。电源插座及焊接连接器的布置间距应考虑便利电源插头的插拔:9.其它元器件的布置:全部IC元件单边对齐,有极性元件极性标示明确,同一印制板上极性标示不得多于两个方向.出现两个方向时.两个方向相互垂出:10.板面布线成i密得当.当疏密差异太大时应以同状铜箔填充,网格大于8m*或0.2mm
3、):II,贴片焊盆上不能有通孔,以免焊有流失造成元件虚焊。正要信号践不准从插座脚间穿过:12、贴片单边对齐,字符方向一样,时装方向一样:13、有极性的器件在以同板上的极性标示方向尽量保持一样。.、元件布线规那么I、Bi定布线区域距PCB板边lmm的区域内,以及安装孔四周ImIn内,制止布税:2、电源线尽可能的宽,不应低于I8mil:伯号税宽不应低于12mil:cpu入出线不应低于IomiII或8mil):线间距不低于IOmiI:3、正常过孔不低于30mil;4、双列直插:焊盘60mil,孔径40mil:14Wll31:51*55ml(0X05表贴):直插时焊盘62mil,孔径42mil:无核电
4、容:5155mil(0805衣贴):直插时焊盆50mil,孔径28mi:5、留意电海税与地线应尽可能呈放射状.以及信号我不能出现回环走t,如何提高抗干扰实力和电磴美容性在研制带处理器的电子产品时,如何提高抗干扰实力和电极兼容性?1,卜面的一些系统要特殊制总抗电极干扰:(1)微限制器时神频率特殊高.总线同期特殊快的系统.(2)系统含有大功率.大电流驱动电路,如产生火花的继电器.大电流开关等.(3)含微的模拟信号电路以及高精度A/D变换电路的系统。2、为增加系统的抗电感干扰实力实行如下措施:(I)选用频率低的激限制滋:选用外时钟频率低的微限制器可以有敢降f氐噪声和提高系统的抗干扰实力.同样算率的方
5、波和正弦波.方波中的高频成份比正弦波多得多.绝然方波的高菰成份的波的福陵.比基波小,但频率越高越简小放射出成为映出源,微限制器产生的最有影响的高领映声大约是时钟频率的3倍,(2)咬小信号传输中的畸变微限制器主要采纳高速CMOS技术制造。信号输入擢龄态输入电流在ImA左右,输入电容IOPF左右,猿人阻抗相当高,而速CMOS电路的箱出端都行相当的带我实力,即相当大的出值,将一个门的场出端通过一段很长线引到输入阻抗相当高的输入端,反射同区就很严竣,它会引起估号的变,增加系统噪声。当TpdTr时,就成了一个传输规问时,必需考虑信号反射,阻抗匹配等问题。信号在印制板上的延迟时间与引城的特性阻抗有关,即与
6、印制城路板材料的介电常数有关.可以粗略地认为.信号在印制板引线的传输速度,约为光速的“3到1/2之间.微限制器构成的系统中常用逻辑元件的Tr(标准延迟时间)为3到18ns之间.在印制线路板上,信号通过一个7W的电阻和一段25Cm长的引跷,戏上延迟时间大致在420ns之间,也就是说,信号在卬刷线跖上的引城越切越好,最长不宜超过2Scm.,而且过孔数目也应尽琏少,最好不多于2个.当信号的上升时间快于信号延退时间,就要依据快电子学处理.此时要考虑传输线的阻抗匹曰,对于一块印刷线路板上的集成块之间的信号传输,要防止出现TdTrxl的状况.印刷线路板越大系统的速度就越不能太快.用以下结论UJ纳印刷线路板
7、设计的一个规那么:信号在印刷板上传怆,其延迟时间不应大于所用器件的标称延迟时间.(3)减小信号战间的交*干扰:A点一个上升时间为Tr的阶跃信号通过引俄AB传向B端。信号在AB线上的延迟时间是Td,在D点,由于A点信号的向前传输,到达B点后的信号反射和AB线的延迟Td时间以后会感应出一个宽度为Tr的页脉冲信号.在C点.由于ABJt估号的传输与反射,会感应出一个宽度为信号在AB线上的延迟时间的两倍,即2Td的正脓冲信号。这就是信号间的交*干扰,干扰信号的覆度与C点信号的di/at有关,与战间距离有关,当两信号线不是很长时,AB上看到的实际是两个脓冲的迭加.CMOS工艺制造的他限制由融入阻抗高,噪声
8、高,噪声容限也很高.数字电路是迭加100-2(X)mv映向并不影响其工作.假设图中AB线是一模拟佶号,这种干扰就变为不能容忍,如印刷践路板为四层板,其中有一层是大面积的地,或双面板,信号线的反面是大面积的地时,这种信号间的交*干扰就会变小.,缘由是,大面枳的地戏小了信号线的特性阻抗,信号在D端的反射大为减小.特性阻抗与信号我到地间的介质的介电常数的平方成反比,与介质厚度的自然对数成正比.假设AB规为一模拟信号,要防止数字电路信号钱CD对AB的干扰,AB线下方要有大面积的地,AB线到CD跳的距离要大于AB线与地用离的23倍。可用局部屏蔽地,在有引结的一面引级左右两侧仍以地线。(4)改小来自电源的
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- pcb 布局 技巧
