2022年电子技术综合设计《一个3位半数字万用表电路设计》报告书.docx
《2022年电子技术综合设计《一个3位半数字万用表电路设计》报告书.docx》由会员分享,可在线阅读,更多相关《2022年电子技术综合设计《一个3位半数字万用表电路设计》报告书.docx(17页珍藏版)》请在优知文库上搜索。
1、课程设计报告书课程名称:电子技术综合设计学 院:专 业:班 级:学 号:学生姓名:指导教师:职 称:2022年 月日-设计要求2二,方案设计2.模块电路设计及器件介绍3四.系统电路设计13五.电路仿真验证14六总结15附录16-设计要求A设计内容及参数要求(1)设计一个3位半数字万用表电路,须采用中、小规模集成电路、MC 14433 D 转换器等电路进行设计,写出已确定方案详细工作原理,计算出参数。(2)测量直流电压 1999TV; 199.9-0. IV; 19. 99-0. 01V; 1.999-O. 001V;测量交流 电压 1999-199V o(3)交、直流电流;(4)电阻、电容;(
2、5)三位半数字显示。B设计成果要求(1)根据技术指示设计各单元电路,写出设计过程,进行设计方案论证、方案对比; (2)选择所用元器件的型号,写出元器件的功能表,列出元器件清单; (3)画出整机原理图;(4)安装调试或仿真,并分析仿真结果;(5)编写设计报告,写出设计与制作的全过程,附上有关资料和图纸,有心得体会。二.方案设计根据设计要求,选择AT89C51单片机为核心控彻器件。(2)A/D转换采用ADC0808实现,与单片机的接口为PI 口和P2 口的高四位引 Wo(3电压显示用LED数码管显示。硬件电路设计由6个部分组成;A/D转换电路,T89C51单片机系统,LED数 码管显示系统、时钟电
3、路、复位电路以及测量电压输入电路。硬件电路设计框图 如图1所示。图1数字电压表系统硬件设计框图三.模块电路设计及器件介绍1. AT89C51AT89C51提供以下标准功能:4KB的Flash闪速存储器,128B内部RAM, 32个 I/O 口线,两个16位定时/计数器,一个5向量两级中断结构,一个全双工串行 通信口,片内震荡器及时钟电路,同时,AT89C51可降至OHZ静态逻辑操作,并 支持两种软件可选的节电工作模式。空闲方式停止CPU的工作,但允许RAM,定时 /计数器,串行通信口及中断系统继续工作,掉电方式保存RAM中的内容,但震荡 器停止工作并禁止其他所有工作直到下一个硬件复位。AT89
4、C51采用PDIP封装形 式,如图。19PO.1/AD1P0.2/AD2XTAL2P0.3/AD3P0.4/AD4P0.5/AD5P0.6/AD6189P2.0/A8P2.1/A9P2.2/A10PSENP2.3/A11ALEP2.4/A12EAP2.5/A13P2.6/A14P2.7/A15P1.0P3.0/RXDP1.1P3.1/TXDP1.2P3.2/INT0P1.3P3.3iNT1P1.4P3.4/T0P1.5P3.5/T1P1.6P3.6/WRP1.7P3.7/RD29303112345678图2 AT89C51引脚结构图AT89C51芯片的各引脚功能为:POl:这组引脚共存8条,P
5、O. O为最低位。这8个引脚有两种不同的功能,分 别适用于不同的情况,第一种情况是AT89C51不带外存储器,PO 口可以为通用I/O 口使用,P0. 0-P0. 7用于传送CPU的输入/输出数据,这时输出数据可以得到锁存, 不需要外接专用锁存器,输入数据可以得到缓冲,增加了数据输入的可靠性;第二 种情况是AT89C51带片外存储器,PO. 0-P0. 7在CPU访问片外存储器时先传送片 外存储器的低8位地址,然后传送CPlJ对片外存储器的读/写数据。PO 口为开漏 输出,在作为通用I/O使用时,需要在外部用电阻上拉。Pl 口:这8个引脚和PO 口的8个引脚类似,Pl. 7为最高位,Pl. 0
6、为最低位, 当Pl 口作为通用I/O 口使用时,PLo-PL 7的功能和PO 口的第一功能相同,也 用于传送用户的输入和输出数据。P2 口:这组引脚的第一功能与上述两组引脚的第一功能相同即它可以作为通 用I/O 口使用,它的第一功能和PO 口引脚的第二功能相配合,用于输出片外存储 器的高8位地址,共同选中片外存储器单元,但并不是像PO 口那样传送存储器的 读/写数据。P3 口:这组引脚的第一功能和其余三个端口的第一功能相同,第二功能为控 制功能,每个引脚并不完全相同,如下表2所示:P3 口各位第一功能P3.0RXT (串行口输入)P3.1TXD (串行口输出)P3.2/INTO (外部中断0输
7、入)P3.3/INTI(外部中断1输入)P3.4T0(定时器/计数器0的外部输入)P3.5TK定时器/计数器1的外部输入)P3.6/WR (片外数据存储器”允许)P3.7/RD (片外数据存储器读允许)图3 P3 口各位的第二功能VCe为+5V电源线,VSS接地。ALE:地址锁存允许线,配合PO 口的第二功能使用,在访问外部存储器时, AT89C51的CPU在PO. 0-P0. 7引脚线去传送随后而来的片外存储器读/写数据。在 不访问片外存储器时,AT89C51自动在ALE线上输出频率为1/6震荡器频率的脉 冲序列。该脉冲序列可以作为外部时钟源或定时脉冲使用。/EA:片外存储器访问选择线,可以
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 一个3位半数字万用表电路设计 2022 电子技术 综合 设计 一个 半数 万用表 电路设计 报告书