硬件设计去耦电容的工作原理特性选型指导与PCB布局设计.docx
《硬件设计去耦电容的工作原理特性选型指导与PCB布局设计.docx》由会员分享,可在线阅读,更多相关《硬件设计去耦电容的工作原理特性选型指导与PCB布局设计.docx(10页珍藏版)》请在优知文库上搜索。
1、目录:1 .什么是去耦以及为什么要去耦?2 .为什么电容可以去耦?3 .理想电容和实际电容的特性4 .去耦电容的选型一一容值及ESL5 .去耦电容的放置要求1.什么是去耦以及为什么要去耦?模电书上讲的去耦大多是讲电源的去耦,就是一个电路的各个单元共用同一电源供电,为了防止各单元之间的耦合,需加去耦电路。造成耦合的原因有:1.数字电路一一在电平翻转时的瞬间会有较大的电流,且会在供电线路上产生自感电压。2 .功率放大电路因电流较大,此电流流过电源的内阻和公共地和电源线路时产生电压,使得电源电压有波动。3 .高频电路一一电路中有高频部分因辐射和耦合在电源上产生干扰。这些干扰会对同一供电电路中的对电源
2、电压较敏感或精度要求较高的部分.比如微弱小信号放大器、AD转换器等产生干扰,或者相互干扰,严重时使整个电路无法工作。为了阻止这种干扰,可以加电源去耦电路来解决,一般常用的电源去耦电路有RC或LC电路,要求较高的另加用稳压电路。decouplingIcapacitor一般需要在以下位置放置去耦电容: 处理器芯片的每一个电源引脚;接插件的电源和信号引脚: 运放/比较器的电源引脚: ADC和DAC的电源引脚;电路板上其他有可能发生电流波动的位置。2.为什么电容可以去耦?(1)电源噪声一般是高频交流分量,而电容具有通交隔直的功能,所以电容以去除高频噪声分量,实现去耦。(2)通过降低电源系统输出阻抗,可
3、以减少后级的负载变化对于电源输出电压的影响,而电容可以实现降低输出阻抗的要求。(因为输出电阻越小,可以减小负载瞬时电流突然变大导致的输出电压跌落(也就是电压波动)。(另一种降低输出阻抗的去耦方式是缩短电源层和地层的距离)。从阻抗的角度来理解电容去耦从AB两点向左看过去,稳压电源以及去耦电容一起,可以看成f复合的电源系统.理想地,不论AB两点间负载需要的瞬态电流如何变化,电源都可以保证AB两点间电压保持稳定.这就要求电源系统的输出阻抗Z要足够低.通过去耦电容可以达这一要求,可以说去耦电容解氐了电源系统的阻抗。从电路原理的角度来说,可得到同样结论.电容对于交流信号呈现低阻抗特性,因此加入电容,实际
4、上也确实阐氐了电源系统的交流阻抗。ARSClRL电源CRB3.理想电容和实际电容的特性虽然我们都知道电容具有通交隔直的功能。但是在实际使用过程中,我们还需要了解实际电容的特性,这样才能选择根据去耦电路的实际需求去选择最合适的电容。(1)理想电容VS实际电容:理想的电容本身不会产生任何能量损耗在任意频率下都呈现容性。实际电容:实际上,因为制造电容的材料有电阻,电容的绝缘介质有损耗,各种原因导致电容变得不完美。实际上的电容等于等效串联电感ESL.等效串联电阻ESR,与理想电容的串联,因此其特性与频率有关。Oo 6 W 1 1 a)出蹙玄段HF理想电容、-实际电容01 O.Oo1(2)实际电容的模型
5、:实际的电容会存在一些能量损耗,在外部的表现就像一个电阻跟电容串联在一起(等效串联电阻ESR)。另一方面,由于引线、卷绕等物理结构因素,电容内部还存在着电感成分(等效串联电感ESL)。电容器中存在一些泄漏或体电阻(体电阻RbUIk),它与理想电容、ESL和ESR并联存在。下图显示真正实际的电容模型和阻抗。ESRESLm.(iC,11l-zCESL+iCESRimpedance:Z=(ZCaiR+嬴C以1Self-resonance:r=由于电容器中的介电材料具有很强的绝缘性,因此Rbulk的值通常非常大(100GOhms),因此在计算电容器的阻抗时可以忽略它。因此,我们在选择电容时需要重点关注
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 硬件 设计 电容 工作 原理 特性 选型 指导 PCB 布局