FPGA工程师Coding技能资料.docx
《FPGA工程师Coding技能资料.docx》由会员分享,可在线阅读,更多相关《FPGA工程师Coding技能资料.docx(10页珍藏版)》请在优知文库上搜索。
1、FPGA工程师Coding技能资料本文是某FPGA技术牛根据自身有关FPGA开发流程、注意事项的个人总结,希望给FPGA初学者带来一定的帮助。众所周知,FPGA是一种可编程的逻辑器件芯片,为此FPGA设计可以分为软件设计和硬件设计两部分。硬件设计包括了对FPGA芯片电路、存储器及输入输出接口电路以及其他设备等外围设计,软件设计则包含了相应的HDL程序编写、以及嵌入式C语言程序。下面给大家详解一下FPGA编程,大家可能会遇到的五个方面的代码设计问题,及相关处理方法:(1)注释好的代码首先必须要有注释,注释至少包括文件注释,端口注释,功能语句注释。文件注释:文件注释就是一个说明文:这通常在文件的头
2、部注释,用于描述代码为那个工程中,由谁写的,日期是多少,功能描述,有哪些子功能,及版本修改的标示。这样不论是谁,一目了然。即使不写文档,也能知道大概。接口描述:module的接口信号中,接口注释描述模块外部接口,例如AHB接口,和SRAM接口等等。这样读代码的人即可能够判断即模块将AHB接口信号线转换成SRAM接口信号。功能语句注释:内部关键逻辑,状态机某状态,读过程、写过程。注释的重要性,毋庸置疑,好的注释,能够提高代码的可读性,可维护性等等。总之,养成注释的好习惯,代价不大,但是收益很大。(2)语句开始写代码是,在FPGA设计中,特别是在可综合的模块实现中,Verilog的语句是很固定的。
3、在FPGA的设计中,不外乎时序逻辑和组合逻辑,除此之外,别无他法。对于开始功能编码来说,只需知道组合逻辑信号即可生效,时序逻辑在时钟的下一拍起效就够了。下面是编码的实例。组合逻辑:两种组合逻辑的描述,其功能是一致的。assignA=B?l:D?2:3;always(*)if(B)A=Ielseif(D)A=2;elseA=3;组合逻辑如果是异步复位的话,描述如下:always(posedgesys_clkornegedgerst_n)if(!rst_n)a=O;elsea=b;也就是说,在verilog的可综合电路的编码中,只需要三种语句,分别是assign,always(*)及时序的alwa
4、ys(CLOCK_EDGEclk)oCLOCK.EDGE可以是上升沿或者下降沿。为什么用always(*)而不是always(敏感信号列表包含所有敏感信号列表,如果在coding过程中,漏掉了某个敏感信号,则会导致仿真不正确,例如本例中,敏感变量列表中,需要BOrC但是如果漏掉一个,仿真就会在B或C有变化时,输出没有变化。导致仿真和功能不一致,但是对于综合工具来说,功能还是能够正常工作的,不会因为敏感变量列表中的值未列全而不综合某条语句。某些情况下,敏感列表的值可能有十几个甚至更多,遗漏是可能发生的事情,但是为了避免这种问题,最好采用always(*)而不用敏感变量列表的方式,来避免仿真结果不
5、一致的情况发生。(3)赋值:老话重提,阻塞与非阻塞很多同志喜欢钻研阻塞赋值和非阻塞赋值,这两种赋值,分别在always块里面用于的阻塞给组合逻辑赋值,非阻塞”=”给时序逻辑赋值。这应该是铁律,应该在编码过程中被严格的遵守下来。“为什么?不这么用程序也能跑二这句话部分是正确的,疑问永远是工程师最好的老师。诚然,某些情况下,不严格的执行也跑,但是在某些情况下,实现二者就不一样。对于下面两个例子来说明,为什么?对于ValUeI的描述方式:其综合后的如下所示:如果从实际的编译结果上看b和bl及C和Cl其使用阻塞赋值和非阻塞赋值最终的结果是一致的,因此,也就是说,某些情况下,二者的编译结果一致。而对于V
6、alUe2的描述方式,其综合后的电路图如下所示。而对于第二中描述方式,阻塞赋值和非阻塞赋值的区别就显现出来了,从综合后的图中可以看到,cl信号是bl信号的寄存,而c信号和b信号为同一信号,都为a信号的寄存。作为FPGA工程师,一项基本的能力,就是要知道代码综合后的电路和时序,不要让其表现和你预想的不一致,“不一致”就意味着失败。即是代码的失败,也是工程的失败。对于阻塞和非阻塞赋值区别和详细说明来说,其能够编写一本书(如有时间也可专题详述),但是对FPGA工程师,对于VeriIog的编码而言,则只需要按照时序逻辑用“二”非阻塞,组合逻辑用阻塞“二”赋值即可。不要挑战那些规律,试图通过语言的特性来
7、生成特殊电路的尝试是不可取的,开个玩笑的话,是没有前途的,要把设计的精力放在通过可用的电路来实现需求上,不要舍本逐末。在数字电路设计中,我们需要的是一个确定的世界,“所见及所得,不要让你所想的和综合编译工具得认识不一致。这也就是不要乱用和混用这两个赋值的原因。(4)一个变量一个“家”不要在两个always语句中同一个变量赋值。(这是必须的)也尽量不要在同一个always语句中,对两个变量赋值。(这是可选的)如果是一组信号,其有共同的控制条件,则在同一always语句中赋值能够减少代码行数,提高可读性,除此之外,最好分开来写。如果几个不太相关的信号在同一里面赋值,其可读性极差,在组合逻辑中,还容
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- FPGA 工程师 Coding 技能 资料
